|
|
|
|
LEADER |
01424nam a2200265 a 4500 |
001 |
GR-MES17281 |
008 |
150626s2013 gr gz 000 0 gre d |
040 |
|
|
|a GrPaTEI
|b gre
|c GR-PaULI
|
040 |
|
|
|a GrPaTEI
|b gre
|c GR-PaULI
|
100 |
1 |
|
|a Θωμά, Βαρβάρα
|
245 |
1 |
0 |
|a Μνήμες DDR και επεξήγηση κώδικα VHDL σε μνήμη DDR2 /
|c Σπουδάστρια: Θωμά Βαρβάρα ; Επιβλέπων: Μαριάτος Ευαγγελινός.
|
260 |
|
|
|a Ναύπακτος :
|b ΤΕΙ Μεσολογγίου,
|c 2013
|
300 |
|
|
|a 72 σ. :
|b εικ.
|
504 |
|
|
|a Βιβλιογραφία: σ. 71
|
610 |
2 |
4 |
|a Τμήμα Μηχανικών Πληροφορικής Τ.Ε. (Αντίρριο)
|
650 |
|
4 |
|a Ηλεκτρονικοι υπολογιστές
|x Βάσεις δεδομένων
|
650 |
|
4 |
|a Πτυχιακή εργασία
|y 2013
|
700 |
1 |
|
|a Μαριάτος, Ευαγγελινός
|
710 |
0 |
|
|a ΤΕΙ Μεσολογγίου
|
710 |
2 |
|
|a Τμήμα Τηλεπικοινωνιακών Συστημάτων και Δικτύων
|
856 |
4 |
0 |
|u https://nereus.library.upatras.gr/formermes//ptyxiakes/ste/ste_cied/2011-2015/645pe.pdf
|
942 |
|
|
|2 ddc
|
952 |
|
|
|0 0
|1 0
|2 ddc
|4 0
|7 0
|9 275369
|a MSLG
|b MSLG
|c BSC
|d 2021-01-17
|e 24
|f 0
|g 0.00
|l 0
|p 24200645
|r 2021-01-17 00:00:00
|t 1
|v 2021.00
|w 2021-01-17
|y BK15
|x 20150626 0 A.I. 0
|x GrPaTEI
|
971 |
|
|
|a .b25833303
|b 16-04-20
|c 13-09-16
|
999 |
|
|
|c 159553
|d 159553
|