|
|
|
|
LEADER |
01426nam a2200241 i 4500 |
003 |
GR-PaULI |
005 |
20230125092929.0 |
008 |
180327s2018 gr a|||f m||| 000 0 eng d |
952 |
|
|
|0 0
|1 0
|2 ddc
|4 0
|6 571_700000000000000_ΤΣΑ
|7 0
|9 367837
|a LISP
|b LISP
|c RES
|d 2023-01-25
|i 138709
|l 0
|o 571.7 ΤΣΑ
|p 025000260467
|r 2023-01-25 00:00:00
|t 1
|w 2023-01-25
|y BKTD
|
999 |
|
|
|c 214943
|d 214943
|
040 |
|
|
|a GR-PaULI
|b gre
|c GR-PaULI
|e AACR2
|
082 |
|
4 |
|2 23
|a 571.7
|
100 |
1 |
|
|9 75835
|a Τσατσαράγκος, Ιωάννης
|e συγγραφέας
|
245 |
1 |
0 |
|a VLSI architectures for error correction in digital communication systems /
|c Ioannis K.Tsatsaragkos.
|
300 |
|
|
|a 182 σ. :
|b έγχ. εικ. ;
|c 30 εκ.
|
502 |
|
|
|a Διδακτορική διατριβή (Δ.Δ.)--Πανεπιστήμιο Πατρών, 2018.
|
504 |
|
|
|a Περιλαμβάνει βιβλιογραφικές παραπομπές.
|
650 |
|
4 |
|9 75836
|a Κώδικες διόρθωσης λαθών (Θεωρία πληροφοριών)
|
700 |
1 |
|
|a Παλιουράς, Βασίλειος
|e επιβλέπων καθηγητής
|9 130718
|
710 |
2 |
|
|9 34516
|a Πανεπιστήμιο Πατρών
|b Πολυτεχνική Σχολή
|b Τμήμα Ηλεκτρολόγων Μηχανικών και Τεχνολογίας Υπολογιστών
|
856 |
|
|
|u http://hdl.handle.net/10889/12138
|
942 |
|
|
|2 ddc
|c BKTD
|
998 |
|
|
|c ΓΙΑΝΝΟΠΟΥΛΟΥ ΓΕΩΡΓΙΑ
|d 2023-01
|