Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας

Στην συγκεκριμένη Διπλωματική εργασία μελετάται η επίδραση της διακύμανσης των παραμέτρων κατασκευής και λειτουργίας στην καθυστέρηση συγκεκριμένων αρχιτεκτονικών πολλαπλασιασμού-άθροισης, χρησιμοποιώντας μοντέλα καθυστέρησης που λαμβάνουν υπόψιν τους τις εισαγόμενες από την κατασκευαστική διαδικα...

Πλήρης περιγραφή

Λεπτομέρειες βιβλιογραφικής εγγραφής
Κύριος συγγραφέας: Παπαχατζόπουλος, Κλεάνθης
Άλλοι συγγραφείς: Παλιουράς, Βασίλειος
Μορφή: Thesis
Γλώσσα:Greek
Έκδοση: 2017
Θέματα:
Διαθέσιμο Online:http://hdl.handle.net/10889/10137
id nemertes-10889-10137
record_format dspace
spelling nemertes-10889-101372022-09-05T20:12:57Z Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας Variation-tolerant of operation and manufacturing parameters VLSI architectures Παπαχατζόπουλος, Κλεάνθης Παλιουράς, Βασίλειος Θεοδωρίδης, Γεώργιος Papachatzopoulos, Kleanthis Σύστημα αριθμητικής υπολοίπων Ανάλυση χρονισμού Αρχιτεκτονικές πολλαπλασιαστών-αθροιστών Κυκλώματα ανθεκτικά σε διακυμάνσεις παραμέτρων Εξομοιώσεις Monte-Carlo RNS Timing analysis Multiply-add architectures Variation-tolerant design Monte-Carlo simulations 621.395 Στην συγκεκριμένη Διπλωματική εργασία μελετάται η επίδραση της διακύμανσης των παραμέτρων κατασκευής και λειτουργίας στην καθυστέρηση συγκεκριμένων αρχιτεκτονικών πολλαπλασιασμού-άθροισης, χρησιμοποιώντας μοντέλα καθυστέρησης που λαμβάνουν υπόψιν τους τις εισαγόμενες από την κατασκευαστική διαδικασία καθώς και από τις επιδράσεις του περιβάλλοντος διακυμάνσεις. Οι μονάδες πολλαπλασιασμού-άθροισης αποτελούν δομικά στοιχεία σε όλες σχεδόν τις υλοποιήσεις αλγορίθμων Ψηφιακής Επεξεργασίας Σήματος σε υλικό και γι’ αυτό η επίδρασή τους στην συνολική καθυστέρηση του συστήματος καθίσταται κρίσιμη. Ειδικότερα, μελετώνται και συγκρίνονται αρχιτεκτονικές βασισμένες στο RNS και την binary αριθμητική. Επιπλέον, μελετώνται αρχιτεκτονικές μειωμένης πολυπλοκότητας, εξάγοντας συμπεράσματα για την ανοχή σε θέματα καθυστέρησης χρησιμοποιώντας ανάλυση χρονισμού. Για την εξαγωγή αποτελεσμάτων βασιστήκαμε σε Monte-Carlo εξομοιώσεις που μοντελοποίησαν την επίδραση τέτοιων διακυμάνσεων. Η σχετική ανάλυση έδειξε πως το RNS μπορεί να χρησιμοποιηθεί αντί του συμβατικού δυαδικού συστήματος, παρέχοντας κυκλώματα πιο ανεκτικά σε διακυμάνσεις χρονικών παραμέτρων και, κατά συνέπεια, η χρήση τους αυξάνει την απόδοση χρονισμού του συνολικού συστήματος. In this thesis, the effect of manufacturing parameter and environmental variations on the delay of specific multiply-add architectures is investigated using delay models that take into account these variations. Multiply-add units constitute fundamental elements for the hardware implementation of almost all Digital Signal Processing algorithms and, for this reason, their impact on the system delay becomes critical. Specifically, RNS-based and binary architectures are comparatively examined. Furthermore, reduced complexity architectures are studied, drawing conclusions about the delay-tolerance of these systems using timing analysis. The results were obtained using Monte-Carlo simulations that model manufacturing and environmental variations. The underlying analysis shows that RNS can be used as an alternative to conventional binary arithmetic for the design of variation-tolerant circuits and therefore its use can increase the overall system timing yield. 2017-02-20T12:12:49Z 2017-02-20T12:12:49Z 2016-02-01 Thesis http://hdl.handle.net/10889/10137 gr 0 An error occurred getting the license - uri. An error occurred getting the license - uri. application/pdf
institution UPatras
collection Nemertes
language Greek
topic Σύστημα αριθμητικής υπολοίπων
Ανάλυση χρονισμού
Αρχιτεκτονικές πολλαπλασιαστών-αθροιστών
Κυκλώματα ανθεκτικά σε διακυμάνσεις παραμέτρων
Εξομοιώσεις Monte-Carlo
RNS
Timing analysis
Multiply-add architectures
Variation-tolerant design
Monte-Carlo simulations
621.395
spellingShingle Σύστημα αριθμητικής υπολοίπων
Ανάλυση χρονισμού
Αρχιτεκτονικές πολλαπλασιαστών-αθροιστών
Κυκλώματα ανθεκτικά σε διακυμάνσεις παραμέτρων
Εξομοιώσεις Monte-Carlo
RNS
Timing analysis
Multiply-add architectures
Variation-tolerant design
Monte-Carlo simulations
621.395
Παπαχατζόπουλος, Κλεάνθης
Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
description Στην συγκεκριμένη Διπλωματική εργασία μελετάται η επίδραση της διακύμανσης των παραμέτρων κατασκευής και λειτουργίας στην καθυστέρηση συγκεκριμένων αρχιτεκτονικών πολλαπλασιασμού-άθροισης, χρησιμοποιώντας μοντέλα καθυστέρησης που λαμβάνουν υπόψιν τους τις εισαγόμενες από την κατασκευαστική διαδικασία καθώς και από τις επιδράσεις του περιβάλλοντος διακυμάνσεις. Οι μονάδες πολλαπλασιασμού-άθροισης αποτελούν δομικά στοιχεία σε όλες σχεδόν τις υλοποιήσεις αλγορίθμων Ψηφιακής Επεξεργασίας Σήματος σε υλικό και γι’ αυτό η επίδρασή τους στην συνολική καθυστέρηση του συστήματος καθίσταται κρίσιμη. Ειδικότερα, μελετώνται και συγκρίνονται αρχιτεκτονικές βασισμένες στο RNS και την binary αριθμητική. Επιπλέον, μελετώνται αρχιτεκτονικές μειωμένης πολυπλοκότητας, εξάγοντας συμπεράσματα για την ανοχή σε θέματα καθυστέρησης χρησιμοποιώντας ανάλυση χρονισμού. Για την εξαγωγή αποτελεσμάτων βασιστήκαμε σε Monte-Carlo εξομοιώσεις που μοντελοποίησαν την επίδραση τέτοιων διακυμάνσεων. Η σχετική ανάλυση έδειξε πως το RNS μπορεί να χρησιμοποιηθεί αντί του συμβατικού δυαδικού συστήματος, παρέχοντας κυκλώματα πιο ανεκτικά σε διακυμάνσεις χρονικών παραμέτρων και, κατά συνέπεια, η χρήση τους αυξάνει την απόδοση χρονισμού του συνολικού συστήματος.
author2 Παλιουράς, Βασίλειος
author_facet Παλιουράς, Βασίλειος
Παπαχατζόπουλος, Κλεάνθης
format Thesis
author Παπαχατζόπουλος, Κλεάνθης
author_sort Παπαχατζόπουλος, Κλεάνθης
title Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
title_short Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
title_full Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
title_fullStr Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
title_full_unstemmed Αρχιτεκτονικές VLSI ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
title_sort αρχιτεκτονικές vlsi ανθεκτικές στη μεταβολή παραμέτρων κατασκευής και λειτουργίας
publishDate 2017
url http://hdl.handle.net/10889/10137
work_keys_str_mv AT papachatzopouloskleanthēs architektonikesvlsianthektikesstēmetabolēparametrōnkataskeuēskaileitourgias
AT papachatzopouloskleanthēs variationtolerantofoperationandmanufacturingparametersvlsiarchitectures
_version_ 1771297333052440576