Αρχιτεκτονικές και διερεύνηση FPGA υλοποιήσεων με HLS
Ο σκοπός της παρούσας εργασίας είναι η μελέτη και η υλοποίηση του ισοσταθμιστή ανάδρασης απόφασης Volterra (5,3) με τη χρήση High Level Synthesis (HLS). Για το σκοπό αυτό, μελετώνται ξεχωριστά οι δύο βρόχοι που απαρτίζουν τον ισοσταθμιστή, ο ευθύς και ο βρόχος ανάδρασης. Στη συνέχεια, σε καθέναν από...
Κύριος συγγραφέας: | Παντοπούλου, Στυλιανή |
---|---|
Άλλοι συγγραφείς: | Θεοδωρίδης, Γεώργιος |
Μορφή: | Thesis |
Γλώσσα: | Greek |
Έκδοση: |
2018
|
Θέματα: | |
Διαθέσιμο Online: | http://hdl.handle.net/10889/11388 |
Παρόμοια τεκμήρια
-
Εξέταση εναλλακτικών αρχιτεκτονικών για κυκλώματα υπολογισμού τετραγωνικής ρίζας
ανά: Ντάσιος, Βαγγέλης
Έκδοση: (2017) -
Αλγόριθμοι μηχανικής/βαθέας μηχανικής μάθησης ή/και υλοποιήσεις σε υλικό/λογισμικό
ανά: Μπουλασίκης, Μιχαήλ
Έκδοση: (2021) -
Algorithms and hardware architectures for matrix inversion in massive MIMO uplink data detection
ανά: Θάνος, Αλέξιος
Έκδοση: (2017) -
Διερεύνηση επιδόσεων αρχιτεκτονικών υλικού-λογισμικού για εφαρμογές ψηφιακής επεξεργασίας σε FPGA
ανά: Ρώσση, Μαρία-Ευγενία
Έκδοση: (2012) -
Προσαρμοστική ισοστάθμιση ανά τόνο σε xDSL συστήματα
ανά: Πουλόπουλος, Παναγιώτης
Έκδοση: (2008)