VLSI architectures for error correction in digital communication systems
During the last decades, the deployment of large, high-speed data networks for the exchange, processing, and storage of digital information has further enhanced an ever increasing need for effective and reliable digital communication and data storage systems. An important issue related to the desig...
Κύριος συγγραφέας: | Τσατσαράγκος, Ιωάννης |
---|---|
Άλλοι συγγραφείς: | Παλιουράς, Βασίλης |
Μορφή: | Thesis |
Γλώσσα: | English |
Έκδοση: |
2019
|
Θέματα: | |
Διαθέσιμο Online: | http://hdl.handle.net/10889/12138 |
Παρόμοια τεκμήρια
-
Iterative decoding techniques on digital receivers
ανά: Κάνιστρας, Νικόλαος
Έκδοση: (2017) -
Υλοποίηση αποκωδικοποιητή LDPC με τεχνική αποκωδικοποίησης SISO
ανά: Κάια, Χρυσούλα
Έκδοση: (2012) -
Αρχιτεκτονικές υλικού για αποκωδικοποίηση Viterbi σε ασύρματα δίκτυα
ανά: Κυρίτσης, Κωνσταντίνος
Έκδοση: (2014) -
Αρχιτεκτονικές VLSI για την αποκωδικοποίηση κωδικών LDPC με εφαρμογή σε ασύρματες ψηφιακές επικοινωνίες
ανά: Γλυκιώτης, Γιάννης
Έκδοση: (2007) -
Σχεδίαση αποκωδικοποιητή VLSI για κώδικες LDPC
ανά: Τσατσαράγκος, Ιωάννης
Έκδοση: (2010)