Design and implementation of an FPGA based TDC with picosecond level resolution
This thesis deals with the design and implementation of an FPGA based time to digital converter by employing a tapped delay line. Several issues regarding the implementation that are dealt with include clock skew, jitter and non linearity. A down-sampling ap- proach is proposed in order to improv...
Main Author: | Δικόπουλος, Ευάγγελος |
---|---|
Other Authors: | Μπίρμπας, Αλέξιος |
Format: | Thesis |
Language: | English |
Published: |
2020
|
Subjects: | |
Online Access: | http://hdl.handle.net/10889/12988 |
Similar Items
-
Time to digital converters για ανίχνευση υψίσυχνων παλμών με έμφαση σε υλοποιήσεις σε επαναδιατασσόμενες διατάξεις τύπου Altera
by: Φουρκιώτη, Ιωάννα
Published: (2020) -
Αρχιτεκτονικές και FPGA υλοποιήσεις για γρυπτογραφικές συναρτήσεις κατακερματισμού
by: Καρανικολής, Κωνσταντίνος
Published: (2016) -
Αρχιτεκτονικές και FPGA υλοποιήσεις κρυπτογραφικών αλγορίθμων χαμηλής πολυπλοκότητας
by: Μωραΐτης, Στυλιανός, et al.
Published: (2019) -
Υλοποίηση του αποκωδικοποιητή JPEG σε τεχνολογία FPGA με χρήση σύνθεσης υψηλού επιπέδου (High-Level Synthesis, HLS)
by: Αποστόλου, Δήμητρα Ανδριάνα
Published: (2021) -
Υλοποίηση σε υλικό του SIP
by: Τζανής, Νικόλαος
Published: (2014)