Στοιχείο χρονικής καθυστέρησης ελεγχόμενο απο ρεύμα

Τα αντικείμενο αυτής της μεταπτυχιακής διπλωματικής εργασίας είναι η σχεδίαση ενός νέου στοιχείου ελεγχόμενης χρονικής καθυστέρησης που στηρίζεται στην λογική current-starved inverter. Αρχικά παρατίθενται και αναλύονται πιθανές εφαρμογές του CTC. Αναλυτικότερα, προτείνονται τα κυκλώματα του παρεμβο...

Full description

Bibliographic Details
Main Author: Πανέτας-Φελούρης, Ορφέας
Other Authors: Βλάσσης, Σπυρίδων
Format: Thesis
Language:Greek
Published: 2020
Subjects:
Online Access:http://hdl.handle.net/10889/13086
Description
Summary:Τα αντικείμενο αυτής της μεταπτυχιακής διπλωματικής εργασίας είναι η σχεδίαση ενός νέου στοιχείου ελεγχόμενης χρονικής καθυστέρησης που στηρίζεται στην λογική current-starved inverter. Αρχικά παρατίθενται και αναλύονται πιθανές εφαρμογές του CTC. Αναλυτικότερα, προτείνονται τα κυκλώματα του παρεμβολέα φάσης, του βρόγχου κλειδωμένης φάσης και του αναλογοψηφιακού μετατροπέα. Εν συνεχεία αναλύεται η αρχή λειτουργίας και η τοπολογία του CTC. Με σκοπό να επαληθευτούν τα αποτελέσματα που βρέθηκαν, το κύκλωμα σχεδιάστηκε και προσομοιώθηκε σε τεχνολογία 0.35μm CMOS με τάση τροφοδοσίας 3V. Η χρονική καθυστέρηση της ακμής του παλμού εξόδου ως προς παλμό αναφοράς είναι γραμμικά ανάλογο του ρεύματος ελέγχου. Τα πλεονεκτήματα της προτεινόμενης τοπολογίας είναι η απλότητα του κυκλώματος, τα γραμμικά χαρακτηριστικά ρεύμα-χρόνου που μπορεί να έχουν θετική και αρνητική κλίση και διέπουν τις ακμές ανόδου και καθόδου με κύκλο λειτουργίας από 49% έως 52%. Το σφάλμα γραμμικότητας είναι λιγότερο από 2.1% σε εύρος καθυστέρησης χρόνου 5 nsec με συχνότητα ρολογιού στο 50MHz. Επιπλέον το σημαντικότερο πλεονέκτημα της προτεινόμενης τοπολογίας είναι ότι η γραμμικότητα της σχέσης ρεύμα-χρόνου δεν επηρεάζεται από της μεταβολές της χωρητικότητας.