Αρχιτεκτονικές επιταχυντών και FPGA υλοποιήσεις αλγορίθμων στένσιλ με χρήση περιβάλλοντος σύνθεσης υψηλού επιπέδου
Ο υπολογισμός στένσιλ είναι ένας από τους πιο σημαντικούς πυρήνες σε ένα ευρύ φάσμα τομέων εφαρμογών, όπως η επεξεργασία εικόνας, η επίλυση μερικών διαφορικών εξισώσεων και τα κυψελωτά αυτόματα. Πολλοί από τους πυρήνες στένσιλ είναι πολύπλοκοι, αποτελούνται συνήθως από πολλαπλά στάδια ή επαναλήψεις...
Κύριος συγγραφέας: | Ματαράγκας, Μιλτιάδης |
---|---|
Άλλοι συγγραφείς: | Mataragkas, Miltiadis |
Γλώσσα: | Greek |
Έκδοση: |
2022
|
Θέματα: | |
Διαθέσιμο Online: | http://hdl.handle.net/10889/16505 |
Παρόμοια τεκμήρια
-
Υλοποίηση του αλγορίθμου αναγνώρισης ακμών canny edge σε τεχνολογία FPGA με χρήση σύνθεσης υψηλού επιπέδου (high-level synthesis, HLS)
ανά: Παρθενίου, Ευάγγελος
Έκδοση: (2022) -
Hardware acceleration of stencil computations
ανά: Λευθεριώτης, Αιμίλιος
Έκδοση: (2022) -
Σχεδίαση και υλοποίηση VLSI αρχιτεκτονικών με χρήση σύνθεσης υψηλού επιπέδου για ανίχνευση ακμών σε ψηφιακές εικόνες
ανά: Μακρής, Δημήτριος
Έκδοση: (2023) -
Υλοποίηση του αποκωδικοποιητή JPEG σε τεχνολογία FPGA με χρήση σύνθεσης υψηλού επιπέδου (High-Level Synthesis, HLS)
ανά: Αποστόλου, Δήμητρα Ανδριάνα
Έκδοση: (2021) -
Αρχιτεκτονικές και υλοποιήσεις του νευρωνικού δικτύου LeNet-5 σε FPGAs
ανά: Ευαγγέλου, Γεώργιος, κ.ά.
Έκδοση: (2020)