Application specific instruction set processor based on RISC-V architectures, for state estimation algorithm on smart grids
This work experimented with using a custom instruction set extension for performing the multiply and accumulate instruction which is critical for the Transient State Estimation algorithm. Custom modules were designed and implemented on a RISC-V processor core. The open- source nature of RIS...
Κύριος συγγραφέας: | Θεοδωρακόπουλος, Βασίλης |
---|---|
Άλλοι συγγραφείς: | Theodorakopoulos, Vasilis |
Γλώσσα: | English |
Έκδοση: |
2021
|
Θέματα: | |
Διαθέσιμο Online: | http://hdl.handle.net/10889/15374 |
Παρόμοια τεκμήρια
-
An application specific instruction set processor for cryptographic applications based on RISC-V architecture
ανά: Θεοδωρόπουλος, Νικόλαος
Έκδοση: (2021) -
Μια ενδεικτική υλοποίηση RISC-V επεξεργαστή και ενός υποστηρικτικού assembler
ανά: Λασκαρέλιας, Βάιος
Έκδοση: (2021) -
Hardware acceleration of AI/deep learning applications for the RISC-V architecture
ανά: Λιάσος, Αλέξανδρος
Έκδοση: (2021) -
Optimized SIMD architecture exploration and implementation for ultra-low energy processors
ανά: Δακουρού, Στεφανία
Έκδοση: (2012) -
Υλοποίηση ειδικού σκοπού επεξεργαστή βασισμένου στην αρχιτεκτονική ανοιχτού τύπου RISC-V
ανά: Καλύβα, Στυλιανή
Έκδοση: (2022)