Μια ενδεικτική υλοποίηση RISC-V επεξεργαστή και ενός υποστηρικτικού assembler
Η παρούσα διπλωματική εργασία υλοποιεί ένα λειτουργικό θεωρητικό μοντέλο ενός διασωληνωμένου επεξεργαστή βασισμένου στην αρχιτεκτονική RISC-V, υλοποιημένο σε Icarus Verilog, με έμφαση στην απλότητα της τελικής σχεδίασης. Το μοντέλο συνοδεύεται από έναν συμβατό, επεκτάσιμο Assembler για την διευκόλυ...
Κύριος συγγραφέας: | Λασκαρέλιας, Βάιος |
---|---|
Άλλοι συγγραφείς: | Laskarelias, Vaios |
Γλώσσα: | Greek |
Έκδοση: |
2021
|
Θέματα: | |
Διαθέσιμο Online: | http://hdl.handle.net/10889/15506 |
Παρόμοια τεκμήρια
-
Application specific instruction set processor based on RISC-V architectures, for state estimation algorithm on smart grids
ανά: Θεοδωρακόπουλος, Βασίλης
Έκδοση: (2021) -
Υλοποίηση συστήματος κρυπτογραφίας με χρήση τεχνολογίας RISC-V
ανά: Μπουφέας, Δημήτριος
Έκδοση: (2023) -
Υλοποίηση ειδικού σκοπού επεξεργαστή βασισμένου στην αρχιτεκτονική ανοιχτού τύπου RISC-V
ανά: Καλύβα, Στυλιανή
Έκδοση: (2022) -
An application specific instruction set processor for cryptographic applications based on RISC-V architecture
ανά: Θεοδωρόπουλος, Νικόλαος
Έκδοση: (2021) -
Hardware acceleration of AI/deep learning applications for the RISC-V architecture
ανά: Λιάσος, Αλέξανδρος
Έκδοση: (2021)